飞思卡尔半导体公司成功投45纳米网络设计

Published on July 28, 2009 at 9:00 AM

,在全球电子设计创新领先企业Cadence设计系统公司(纳斯达克股票代码:CDNS )今天宣布,飞思卡尔半导体已经成功投出了45纳米的网络设计,采用了Cadence的“正确的设计”预防,分析,实施和签收解决方案,实现更快,更可预见的时间批量生产。流采用业界领先的模式,基于设计的,制造设计(DFM)预防,分析和签收,包括Cadence的光刻物理分析器,Cadence的中医预测,Cadence的岩性机电仪,Cadence的QRC提取,以及模型,基于路由的优化Cadence公司® Encounter ®数字实现(EDI)系统。这种无缝的方法相比,传统的DFM解决方案表现出显着更快的周转时间,并使用了特许半导体制造公司的设计到磁带上。

“对于高容量设计,采用先进的工艺节点,飞思卡尔,DFM技术经理凯尔帕特森说,”我们相信这是一个关键的推动者和微分硅精确的分析和执行产量的关键步骤,如光刻和CMP半导体。 “结合Cadence的先进DFM技术,物理和电气,开始实施,我们能够准确地预测生产问题,并防止它们的发生,和一种方法,需要一个短的时间相比,传统的DFM方法,从根本上说,使我们能够加快我们的市场和时间量的要求。“

通过与领先的半导体公司,如飞思卡尔的合作,Cadence已经开发业界最完整的DFM预防,分析和签收方法之一,使设计端进行优化,降低生产风险。 Cadence的解决方案利用多核分布式处理无缝地址在45增加了设计周期和增加数据库的大小 - 和32纳米工艺节点,并证明提供接近线性的可扩展性。此外,Cadence的岩性电分析仪是业界首个电气DFM解决方案(eDFM)在生产中使用,在领先的90纳米下降到40纳米的半导体公司,目前正在协助32 - 和28纳米变异感知图书馆事业的发展。

“我们集体的目标是准确的模型制造的影响,并在设计阶段加以解决,说:”邝国博士的“KK”林,特许DFM服务部高级经理。 “通过与Cadence合作开发硅精确的DFM模型进行分析和数字实现,我们生产的DFM流程与飞思卡尔,从而更快的周期时间的明显的好处。”

“设计的复杂性和严谨的制造预算在45 - 32纳米,要求客户之间的年初三方式合作,代工和EDA库开始,”戴夫说Desharnais,集团在Cadence数字实现解决方案的总监。 “我们很高兴,我们的硅验证的技术,使飞思卡尔的设计成功,并期待着,以确保他们继续设计封闭成功。Cadence将继续投资的领先供应商的整个制造意识到实施流动。”

Last Update: 10. October 2011 15:27

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit