Site Sponsors
  • Park Systems - Manufacturer of a complete range of AFM solutions
  • Oxford Instruments Nanoanalysis - X-Max Large Area Analytical EDS SDD
  • Strem Chemicals - Nanomaterials for R&D

PowerMagic 65-nanometer Ontwerpmethodologie Maakt gebruik van Cadence End-to-End CPF-Based Low-Power Solution

Published on August 17, 2009 at 8:17 AM

Cadence Design Systems, Inc (NASDAQ: CDN) , de leider in de wereldwijde elektronische design innovatie, heeft vandaag aangekondigd dat Global Unichip Corporation (GUC) heeft de CPF-based Cadence Low-Power Solution geïntegreerd in het PowerMagic methodologie om het ontwerp van de te optimaliseren klanten 'complex low-power ASIC implementaties in geavanceerde technologie.

GUC was in staat om een ​​complete end-to-end low power ASIC flow, inclusief dynamische spanning frequentie schaling (DVFS) technieken, door de integratie van de Cadence ® Low-Power Solution, met inbegrip van Cadence Encounter ® RTL Compiler, Encounter Digital systeem voor de uitvoering en de ontwikkeling van Encounter conforme ® Low Power, samen met haar eigen in-house tools, in de PowerMagic methodologie voor ontwerp, verificatie en implementatie. Deze technieken zijn sleutels tot de macht waardoor meerdere domeinen van een variabele spanning op een enkele chip en het verminderen van spanning op circuits als topprestaties is niet vereist.

"Onze ontwerpers de mogelijkheden van de Cadence Low-Power Solution benchmark door het optimaliseren van een 65-nanometer, 10-miljoen-gate energiezuinige ontwerpen, terwijl de juiste tenuitvoerlegging van meer dan tien power-domeinen en meer dan 50 standen," zegt CC Hsieh, vice-president van Design Service bij GUC. "Cadence low power-oplossingen goed gewerkt in geïntegreerde PowerMagic methodologie GUC, die effectief opgelost low power implementatie en de verificatie onderwerpen die ASIC ontwerpers verbaasd in een complex energiezuinige ontwerpen project."

De Cadence Low-Power Solution biedt een volledige methodologie voor design-to-signoff die begint met een vroeg ontwerp van planning en omvat front-end ontwerp, synthese en fysieke uitvoering. Het maakt consistentie en convergentie door middel van power raming en analyse bij elke stap. Naast de implementatie flow, is de macht uitgebreide verificatie uitgevoerd door gebruik te maken van statische, dynamische en formele macht verificatie technieken in een closed-loop controle methodologie. Deze volledig geïntegreerde, sterk geautomatiseerde, power-aware oplossing wordt ondersteund door toonaangevende diensten mogelijkheden en de industrie de grootste power-gerichte industrie allianties - de Power Forward Low Power Initiative en Si2's Coalition.

"Door de implementatie van de Cadence Low-Power Solution in zijn PowerMagic methodiek voor low-power ontwerp, GUC heeft een enorme productiviteit en kwaliteit impuls voor het ontwerp teams de bedoeling op het leveren van superieure low-power circuits aan haar klanten leveren", zegt Chi-Ping Hsu , senior vice president van de digitale implementatie onderzoek en ontwikkeling bij Cadence. "De combinatie moet een enorme waarde voor GUC de klanten."

Last Update: 23. October 2011 07:16

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit