SMIC Adopts ritmo Solutions upang mahulaan ang stress at panglitograpo pagbabagu-bago sa Pagganap ng 65 - at 45-nm semiconductor disenyo

Published on October 19, 2009 at 4:18 AM

Ritmo Disenyo Systems, Inc (NASDAQ: CDNS), ang lider sa global electronic disenyo pagbabago, ngayon inihayag na ang semikondaktor Manufacturing International Corporation ("SMIC"; NYSE: SMI at SEHK: 0981.HK ) ay nagpatibay sa indayog (R) Litho Pisikal analisador at indayog Litho Electrical analisador sa mas tumpak na mahulaan ang epekto ng stress at panglitograpo pagbabagu-bago sa pagganap ng 65 - at 45-nanometer semiconductor disenyo. Ang ritmo Litho Electrical analisador - unang ng semiconductor industry electrical DFM solusyon sa produksyon sa mga nangungunang mga kompanya semiconductor mula sa 90 nanometers sa 40 nanometers - pinagsama sa ritmo Litho Pisikal analisador upang lumikha ng isang daloy na tumpak na hinulaang huling resulta silikon.

Dati, ang electrical na pag-uugali ng mga indibidwal na mga cell at mga aklatan ay ma-pre-characterized sa isang konteksto na maaaring patuloy na inilapat sa isang naibigay na disenyo batay sa target na proseso ng teknolohiya. Sa 65 nanometers at sa ibaba, ang bawat placement ng isang cell ay lumilikha ng sarili nitong hanay ng mga pisikal at mga de-koryenteng variabilities kamag-anak sa kalapit na mga cell o kapaligiran. Ang "konteksto umaasa na pabagu-bago" ay umuusbong bilang isang kritikal na isyu, na maaaring maging sanhi ng chip ang sa mabibigo. Aliw-iw makatagpo (R) Digital Pagpapatupad System (EDI) System ay walang putol integrates parehong analisador Litho Pisikal at Litho Electrical analisador para sa mahigpit na konteksto-umaasa pisikal at mga de-koryenteng signoff ng mga cell na bago sa buong chip pagpapatupad. Ang daloy ng Pinakikinabangan modelo na nakabatay sa pisikal at mga de-koryenteng disenyo para sa manufacturing (DFM) na teknolohiya upang mapabuti ang kalidad at pagiging maaasahan ng mga standard na mga aklatan ng cell, intelektuwal na ari-arian (IP) core, at buong chip upang madagdagan ang ani ng manufacturing sa buong chips.

"Ang pangangailangan sa address ng pisikal at mga de-koryenteng pagkakaiba-iba sa 65 at 45 nanometers ay nangangailangan ng isang panlahatang diskarte na nagsisimula sa antas ng cell at isinasaalang-alang ang buong konteksto ng disenyo," sabi ni Max Liu, VP ng mga Serbisyo ng SMIC Design Center. "Sa ritmo daloy ng DFM, namin mai-aralan ang cell at IP na pabagu-bago at tumpak na modelo ang kanilang pagganap sa real silikon. Sa pamamagitan ng characterizing at pagbabawas ng pagbabagu-bago, ang aming mga customer ay magagawang upang mabawasan ang bantay-banding at upang makagawa ng mas mataas na kalidad silikon. Solusyon din nagpapagana ng mga malapit-linear kakayahang sumukat, na kung saan ay kinakailangan para sa isang full-chip electrical daloy ng DFM pagpapatotoo. "

Aliw-iw ay bumuo ng isa sa mga pinaka-kumpletong sa industriya disenyo iwas bahagi DFM, pagsusuri, at signoff methodologies, kabilang ang mga disenyo-side na optimizations may nakatagpo sa Pagpapatupad ng Digital sa System. Din ay ginagamit para sa pagmomodelo ng pagbabagu-bago ng 32 - at 28-nanometer aklatan. "Mabilis, tumpak na konteksto-umaasa pagmomodelo ng pagbabagu-bago ng mga cell para sa parehong mga epekto ng litograpya at stress ay susi sa pagpapatupad ng produksyon-karapat-dapat na disenyo sa 65 nanometers at sa ibaba," sabi ni Dr Chi-Ping Hsu, senior vice president ng pananaliksik at pag-unlad para sa Pagpapatupad grupo sa ritmo. "Maraming mga unang tagumpay ng silikon pa napatunayan ang halaga ng mga tool sa DFM pagtatasa para sa mga mataas na dami ng mga disenyo ng semiconductor."

Last Update: 4. October 2011 16:32

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit