Site Sponsors
  • Oxford Instruments Nanoanalysis - X-Max Large Area Analytical EDS SDD
  • Strem Chemicals - Nanomaterials for R&D
  • Park Systems - Manufacturer of a complete range of AFM solutions

NEC Mengadopsi Sistem EDI irama untuk Leading-Edge 40-nm Desain ASIC

Published on January 26, 2010 at 12:58 AM

Desain Sistem irama, Inc (NASDAQ: CDNS) , pemimpin dalam inovasi desain elektronik global, dan NEC Electronics Corporation (TSE: 6723), penyedia terkemuka solusi semikonduktor, hari ini mengumumkan bahwa NEC Electronics telah mengadopsi irama ® Encounter ® Digital Implementasi (EDI) Sistem dan berhasil di lebih dari sepuluh desain ASIC yang kompleks menargetkan CB40L nya (40 nanometer daya rendah) teknologi proses dengan beberapa desain berhasil direkam keluar sudah.

Memanfaatkan lebih dari 20 juta gerbang, skala ASICS baru telah meningkat dua sampai empat kali selama desain sebelumnya menargetkan 55-nanometer (nm) dan teknologi 90-nm proses. Sistem EDI 'multi-threaded pengolahan, netlist-ke-netlist kompilasi, dan optimasi DFM terpadu dan analisis waktu signoff, efisien besar proses desain ASIC.

"Kami cukup puas bahwa Sistem EDI irama sepenuhnya mampu mengatasi tantangan tepi desain terkemuka kami," kata Akira Denda, Departemen Platform Manager Departemen Pengembangan Perangkat, 1 SoC Perencanaan Bisnis Divisi NEC Electronics Divisi ASIC. "Sistem EDI memungkinkan kita untuk tapeout desain daerah-efisien sementara mempertahankan waktu-ke-pasar dengan memanfaatkan end-to-end, multi-threaded solusi."

Sistem EDI irama adalah kinerja tinggi dikonfigurasi dan extensible, kapasitas tinggi, desain solusi terukur untuk kepadatan tinggi desain elektronik.

Desain yang lebih besar ASIC menjadi, variabel yang lebih berdiri di jalan pelaksanaan yang benar. EDI Sistem dan komponen kunci, termasuk Sistem Waktu dan Encounter Encounter RTL Compiler, menggabungkan untuk membawa prediktabilitas kembali ke persamaan, sehingga silikon berkualitas tinggi. Pada saat yang sama, kemampuan multiprocessing sistem yang terintegrasi memungkinkan lebih dari 20 juta-gerbang desain yang akan disampaikan dengan sedikit peningkatan waktu penyelesaian. Selain itu, insinyur dapat merealisasikan penghematan daya secara signifikan dan menghasilkan peningkatan daya maju melalui desain rendah dan teknik optimasi.

Sistem EDI juga menyediakan aliran lengkap, konsisten, dan konvergen untuk mengatasi desain-untuk-manufaktur (DFM) dan efek variabilitas (litografi, CMP, termal, dan variasi proses) pada tahap awal aliran desain. Dengan mengintegrasikan model berbasis DFM dan teknologi statistik dalam aliran pencegahan-analisis-perbaikan komprehensif, solusi irama yang mampu menangani desain besar dan memberikan keuntungan produktivitas yang signifikan atas tradisional DFM-penutupan solusi.

"Sistem EDI irama menyediakan produktivitas meningkat secara signifikan dan waktu-ke-pasar, sementara mengurangi baik biaya dan risiko yang terkait dengan desain semikonduktor maju," kata Dr Chi-Ping Hsu, wakil presiden senior dari penelitian implementasi dan pengembangan di irama. "Sistem EDI memungkinkan NEC Electronics ke tape-out 40-nm nya desain ASIC, yang melibatkan integrasi yang sangat kompleks lebih dari 20 juta gerbang dalam daya rendah, tunggal, perangkat daerah-efisien. Kami sudah berbaris untuk mengeksekusi tambahan desain simpul maju dengan NEC Electronics, menggunakan Sistem EDI dengan kemampuan canggih untuk mencapai simpul cepat, konvergensi desain diprediksi. "

Last Update: 16. October 2011 09:01

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit