NEC Adotta Sistema cadenza EDI per Leading-Edge 40-nm Designs ASIC

Published on January 26, 2010 at 12:58 AM

Cadence Design Systems, Inc. (NASDAQ: CDN) , leader mondiale in innovazione progettazione elettronica, e NEC Electronics Corporation (TSE: 6723), un fornitore leader di soluzioni a semiconduttore, ha annunciato che NEC Electronics ha adottato Cadence ® Incontro ® Implementazione Digitale (EDI) del sistema ed è riuscito a più di dieci disegni complessi ASIC di concentrare i suoi CB40L (40 nanometri a bassa potenza), la tecnologia di processo con parecchi disegni successo registrato già fuori.

Utilizzando più di 20 milioni di gate, la scala del nuovo ASIC è aumentato da due a quattro volte rispetto ai design precedenti targeting 55-nanometri (nm) e 90-nm tecnologie di processo. Multi-threaded sistemi EDI 'di elaborazione, netlist-to-netlist compilazione e l'ottimizzazione DFM integrato e signoff analisi tempi, il design aerodinamico grandi processi di ASIC.

"Siamo molto soddisfatti che il sistema EDI La cadenza è pienamente in grado di affrontare le nostre principali sfide di progettazione all'avanguardia," ha detto Akira Denda, Direttore Dipartimento della Piattaforma Device Development Department, 1st Business Division SoC Pianificazione a NEC Electronics ASIC Divisione. "Sistema EDI ci ha consentito di tapeout una zona ad alta efficienza di progettazione, mentre sostenere il time-to-market sfruttando la end-to-end, multi-threaded soluzione".

Il sistema EDI La cadenza è una prestazione configurabile ed estensibile alta, alta capacità, soluzione di design scalabile e ad alta densità di progettazione elettronica.

Il più grande diventa un design ASIC, le variabili più piedi sulla via della corretta applicazione. Sistema EDI e delle sue componenti principali, compreso il sistema di temporizzazione e Incontro Incontro RTL Compiler, concorrono a far tornare la prevedibilità nell'equazione, con conseguente maggiore qualità di silicio. Allo stesso tempo, la capacità di multiprocessing del sistema integrato abilitato oltre 20 milioni-gate disegni da consegnare con un piccolo aumento nel tempo di turnaround. Inoltre, gli ingegneri possono realizzare risparmi energetici significativi ed resa attraverso la valorizzazione avanzato di progettazione a basso consumo e tecniche di ottimizzazione.

Sistema EDI fornisce anche un flusso completo, coerente e convergente per affrontare progettazione per produzione (DFM) e gli effetti della variabilità (litografia, CMP, termiche e variazioni di processo), nelle prime fasi del flusso di progettazione. Grazie all'integrazione model-based e la tecnologia DFM statistiche in una prevenzione globale-analisi-riparazione di flusso, la soluzione cadenza è in grado di gestire progetti enormi e offre significativi incrementi di produttività rispetto ai tradizionali DFM-chiusura soluzioni.

"Il sistema EDI Cadence fornisce significativamente migliorato la produttività e il time-to-market, riducendo sia i costi ei rischi connessi con la progettazione avanzati a semiconduttore," ha detto il dottor Chi-Ping Hsu, vice presidente senior della ricerca attuazione e lo sviluppo di Cadence. "Il sistema EDI permesso NEC Electronics di tape-out di 40-nm design ASIC, che coinvolge l'integrazione incredibilmente complesso di oltre 20 milioni di porte in un singolo, a basso consumo, zona ad alta efficienza del dispositivo. Siamo già in fila per eseguire ulteriori disegni nodo avanzato con NEC Electronics, utilizzando sistema EDI con funzionalità avanzate per raggiungere il nodo veloce, prevedibile convergenza di design. "

Last Update: 16. October 2011 08:56

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit