Site Sponsors
  • Oxford Instruments Nanoanalysis - X-Max Large Area Analytical EDS SDD
  • Strem Chemicals - Nanomaterials for R&D
  • Park Systems - Manufacturer of a complete range of AFM solutions

NEC Adopterar CadenceEDI-Systemet för Designer för nm ASIC för Framkant 40

Published on January 26, 2010 at 12:58 AM

Cadence Planlägga System, Inc. (NASDAQ: CDNS), ledare i global elektronisk designinnovation och NEC Elektronik Korporation (TSE: 6723), en ledande familjeförsörjare av halvledarelösningar som meddelas i dag, att NEC-Elektronik har adopterat det Cadence® Encounter® Digital Genomförande (EDI)Systemet och har lyckas i mer, än tio komplexa ASIC-designer som uppsätta som mål dess processaa teknologi för CB40L (den 40 nanometer lowen driver), med flera designer som lyckat ut redan tejpas.

Att Använda mer än 20 miljoner utfärda utegångsförbud för, har fjäll av den nya ASICsen ökat av två till fyra-tider över föregående designer som uppsätta som mål 55 90 (nm) för nm processaa teknologier för nanometer och. EDI-Systems mång--trådda rationaliserade bearbeta, netlist-till-netlist sammanställning, och inbyggd DFM-optimization och att tajma utgångsanalys, den stora ASIC-designen bearbetar.

”Tillfredsställs Vi ganska, som CadenceEDI-Systemet är fullständigt kapabelt av att tackla våra framkantdesignutmaningar,” sade Akira Denda, AvdelningsChefen av Avdelningen för ApparatPlattformUtveckling, den 1st SoC-Affären som Planerar Uppdelning på Uppdelning för NEC-Elektronik ASIC. ”Möjliggjorde EDI-Systemet oss till tapeout som område-effektivt tåla för designstunder Time-till-marknadsför, genom att utnyttja avsluta-till-avsluta, mång--trådd lösning.”,

CadenceEDI-Systemet är en configurable och extensible kickkapacitet, kickkapacitet, den scalable designlösningen för kick-täthet elektronisk design.

Större en ASIC-design blir, mer variabelstativ i långt av det korrekta genomförandet. EDI-System och dess nyckel- delar, inklusive MöteTajmingSystem och Kompilator för Möte RTL, sammanslutning att komma med förutsägbarhetbaksida in i likställanden och att resultera i hög-kvalitets- silikoner. Samtidigt miljon-utfärda utegångsförbud för multiprocessingkapaciteten av det inbyggda systemet som möjliggöras över 20, designer som ska levereras med lite förhöjning i produktionstid. I tillägg iscensätter kan realisera att viktigt driva besparingar och avkastningförbättringen till och med avancerad low driver design- och optimizationtekniker.

EDI-Systemet ger också ett färdigt, jämnt, och konvergerande flöde som tilltalar design-för-fabriks- (DFM) och variability, verkställer (lithography, CMP, thermalen och processaa variationer) i tidigt stadium av designflödet. Genom att integrera modellera-baserad DFM och statistisk teknologi i ett omfattande, förhindrande-analys-reparera flöde, är ger Cadencelösningen kapabel av bruk av enorma designer och viktiga produktivitetsaffärsvinster över traditionella DFM-stängning lösningar.

”Ger Time-till-marknadsför CadenceEDI-Systemet markant förbättrad produktivitet och, fördriva förminskande både kosta och riskera tillhörande med avancerad halvledaredesign,”, sade Dr. Chi-Ping Hsu, vice verkställande direktör av genomförandeforskning och utveckling på Cadence. ”Möjliggjorde NEC-Elektroniken för EDI utfärda utegångsförbud för Systemet som tejpar-ut dess 40 designer för nm som ASIC gäller den incredibly komplexa integrationen av över 20 miljoner, i en singel, låg-driver, deneffektiva apparaten. Vi ar redan ställda upp för att utföra extra avancerade knutpunktdesigner med NEC-Elektronik, genom att använda EDI-Systemet med avancerade knutpunktkapaciteter för att ne fastar, förutsägbar designkonvergens.”,

Last Update: 25. January 2012 17:20

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit