Flusso validato per rapida riduzione del rischio di variazione in disegni nanometri a livello transistor

Published on January 26, 2010 at 6:32 PM

Berkeley Design Automation, Inc. , fornitore del analogica FastSPICE ™ piattaforma unificata di verifica dei circuiti (Piattaforma AFS), e Design Automation Solido, fornitore di Progettazione variazione, ha annunciato oggi un flusso validato per una rapida riduzione del rischio di variazione nei disegni nanometri a livello di transistor . Guidato dalla domanda da un fornitore leader di semiconduttori, le società hanno dimostrato una soluzione in cui Designer Variazione utilizza la piattaforma AFS. Il risultato è capacità di analisi variante che permettono ai progettisti di ridurre rapidamente il rischio di variazione.

La piattaforma FastSPICE analogico (AFS Platform) è l'unica piattaforma unificata per la verifica dei circuiti analogici, mixed-signal, e il design RF. Offre sempre risultati accurati SPICE vero, fornendo al contempo prestazioni 5x-20x superiore SPICE tradizionale,> 10 milioni di elementi di capacità, e l'unica completa analisi del rumore del dispositivo. La piattaforma AFS è un singolo eseguibile che utilizza algoritmi avanzati e l'analisi numerica per risolvere rapidamente l'intero circuito di matrice e le equazioni dispositivo originale, senza scorciatoie. La piattaforma AFS include licenze per la simulazione SPICE AFS Nano, la simulazione del circuito AFS, AFS co-simulazione, l'analisi del rumore AFS transitori, e AFS Analisi RF.

"Rapida eliminazione perdite di rendimento a causa di processo di variazione in nanometri analogici, mixed-signal, e disegni RF è un requisito fondamentale per elevati volumi di circuiti integrati nanometri", ha detto Ravi Subramanian, presidente e CEO di Berkeley Design Automation. "Gli ottimi risultati dal comprovata integrazione Variazione Solido Designer con il Design Automation Platform Berkeley AFS fornirà ai nostri reciproci clienti un drammatico aumento della produttività e del design turn-around time ".

Designer variazione, insieme con la PVT Solido (processo, tensione, temperatura) Corner, statistica, e le applicazioni di prossimità pacchetti possono essere utilizzati per la progettazione a livello di transistor per conto globale, locale, gli effetti ambientali e la vicinanza variazione correlati. Il vantaggio di queste soluzioni è migliore design e ridotto rischio di variazione in meno tempo. Designer variazione è utilizzato in tutto il ciclo di progettazione transistor livello - dalle simulazioni angolo PVT ad analisi statistica - per determinare gli effetti mancata corrispondenza o la resa.

"Designer di variazione fornisce una soluzione scalabile ed estendibile per risolvere i problemi creati da variazioni di processo nei disegni nanometri a livello di transistor", ha detto Amit Gupta, presidente e CEO di Design Automation Solido. "Quando si utilizza la piattaforma AFS come il motore di simulazione in Progettazione Variante , siamo in grado di fornire una rapida analisi variazione e capacità di risolvere. I nostri clienti comuni beneficeranno direttamente il miglioramento delle prestazioni del flusso combinato ".

Last Update: 5. October 2011 17:20

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit