Posted in | Nanoelectronics

Das SiWare-Technologie-Stütz-TSMCs Virage-Logiks 28nm-HP Prozess

Published on April 15, 2010 at 5:17 AM

Virage Logic Corporation (NASDAQ: VIRL), der der Halbleiterverlässliche das IP-Partner Industrie, dehnt seine Führungsposition aus, indem es eine volle Reihe von 28 nmspeicher (nm)compilern ankündigt und Logikbibliotheken auf TSMCs Hoch--K Metall Versehen (Prozess des HP 28nm) mit einem Gatter.

Folgend auf den frühen Erfolg ihrer Auslegung 40nm-node, haben zwei der althergebrachten Abnehmer der Firma bereits das Zweikanalmagnetbandelement 28nm SiWare angenommen. Virage-Logik hat die Compilervorderseiten des Speichers 28nm gehabt, die seit Dezember 2009 erhältlich sind.

Ideal für Abnehmer in den Grafiken, Vernetzung, Speicherung, Handy und andere Hochleistungsanwendungen, die High-density und geringe Energie, Technologie des SiWare 28nm Virage-Logiks benötigen, liefert einen Armaturenbrett von Optionen, um zu aktivieren verringert sterben Größe, optimales Leistungsmanagement, Hochleistung und Prüfung und Reparaturoptionen. Diese Fähigkeit aktiviert Abnehmer, ihre Produkte in Bezug auf Drehzahl, Bereich, dynamische Leistung, Reserveleistung und Kosten zu unterscheiden.

Ende 2009 kündigte Virage-Logik seine ersten tapeouts Chip der Prüfung 28nm an. Prüfungschip-Verfahren Virage-Logiks enthält fortgeschrittenes Andrehzahl Prüfung durch den Gebrauch seiner STAR™-Speicher-Anlagen-und STAR™-Silikon-Datenbanksuchroutinenhilfsmittel, Speicherplatz-Stabilitäts-, systematische und dynamischevariabilität SRAMS zu messen. Dieses wird mit integrierten Prüfungsalgorithmen durchgeführt, die für hoch entwickelte Prozesse für höhere Produktzuverlässigkeit und beschleunigten Zeit-zuertrag hergestellt werden. Diese manufacturability Verbesserungen aktivieren Abnehmer, ihre Gefahren an 28nm herabzusetzen und ihre Rampe zum Volumen zu beschleunigen.

„Gebäude auf dem nachgewiesenen Erfolg der Firma von über 20 Abnehmern, die das 40nm-Technologie Virage-Logiks verwenden - die Speichercompiler, Logikbibliotheken, eingebettete Prüfung und Ertragoptimierungslösungen umfaßt, und Hochgeschwindigkeitsschnittstelle IP - frühe Adoptierende der Technologie 28nm können ihre Auslegungsgefahr, Zeit-zumarkt verringern, und die Kosten von Entwicklung,“ sagte Brani Buric, Exekutivvizepräsident des Marketings und der Verkäufe für Virage-Logik. „Mit Virage-Logikspeicher und Logik bereits in der Großserienfertigung auf 40nm bei TSMC, Abnehmer kann auf unsere nachgewiesene Erfolgsbilanz für ihre Auslegungen 28nm bauen.“

„Wir freuen uns, mit Virage-Logik zu arbeiten, wenn man den Prozess TSMCS 28nm unterstützt,“ sagte Shauh-Teh Juang, älterer Direktor des Auslegungsinfrastrukturmarketings für TSMC. „Mit IP das 40nm Virage-Logiks jetzt in der Großserienfertigung, betrachten wir vorwärts zu einer anderen erfolgreichen Zusammenarbeit 28nm, wenn wir unsere gegenseitigen Abnehmer dienen, um eine schnelle Rampe zur Großserienproduktion zu erzielen.“

„Die Virage-Logik und DIE TSMC-Partnerschaft aktiviert die frühen Adoptierenden der Industrie, an den hoch entwickelten Prozessknotenpunkten im Vertrauen fortzufahren,“ notierter Reicher Wawrzyniak, Senior Analyst, Semico-Forschung. „Gebäude auf dem starken Impuls, den diese Partnerschaft auf dem Knotenpunkt 40nm festgelegt hat, bin Ich nicht überrascht, dass einige Abnehmer haben bereits ausgewählt das SiWare-Speicher Virage-Logiks für Gebrauch auf TSMCs 28nm-Prozess.“

Das SiWare-Speicher Virage-Logiks unterstützt alle bedeutenden Anlage-aufchip (SoC) LeistungsFührungstechniken einschließlich Dynamische Spannungs-Frequenz-Skalierung (DVFS), wahlweise/auswählbare Transistorschwellwertimplantate und mehrfache Reserveleistungsmanagementmodi, die Reserveleistung 50-90% sparen können.

SiWare-Speicher stellt mehrfache Speicherarchitektur für optimale Bereichs- und Drehzahlkompromisse zusammen mit hoch entwickelter integrierter und automatisierter Fall-basierter Kennzeichnung für Genauigkeit zur Verfügung. Er bietet auch Mehrfachverbindungsstelle gekennzeichnete Regelungsmodi an, um Niederspannungsoperationen mit hohem Ertrag zu unterstützen und integrierter eingebauter Selbsttest und Reparatur für Andrehzahl Prüfung.

Hoch entwickelte Prozessknotenpunkte wie 40nm und 28nm benötigen hoch entwickelte Kennzeichnungsmethoden, die Effekte der Prozessvariante richtig zu simulieren. Virage-Logik hat AutoChar TM, einen hoch entwickelten und genauen Compiler und Fall basiert Kennzeichnungsanlage entwickelt, um Zeit drastisch zu verringern, Speichercompiler zu entwickeln und auszufahren. Diese komplette Software-Kennzeichnungsreihe wird angeboten, um Abnehmer zu befähigen, eine beträchtliche Reihe Prozess-, Spannungs- und Temperatur(PVT) Abmessungen zu erforschen.

Die SiWare-Logikbibliotheken umfassen Ertrag-optimierte Standard-Zellen für eine große Vielfalt von Auslegungsanwendungen mit mehrfachen Schwellwertprozessvarianten. SiWare-Logikbibliotheken werden in zwei verschiedener Architektur angeboten, um Schaltungen für Hochgeschwindigkeits- oder Mit hoher Schreibdichte zu optimieren. SiWare-Leistungs-Optimierungs-Sätze versehen Designer mit den höchstentwickelten Leistungsmanagementfähigkeiten.

Quelle: http://www.viragelogic.com/index_en.asp

Last Update: 13. January 2012 00:08

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit