Site Sponsors
  • Oxford Instruments Nanoanalysis - X-Max Large Area Analytical EDS SDD
  • Park Systems - Manufacturer of a complete range of AFM solutions
  • Strem Chemicals - Nanomaterials for R&D
Posted in | Nanoelectronics

연괴의 대륙간 탄도탄 40 nm iPDKs를 지원하기 위하여 플래트홈이 TSMC에 의하여 자격을 줍니다

Published on May 18, 2010 at 6:47 AM

Magma Design Automation Inc. (NASDAQ: 연괴의 Titan™ 혼합 신호 플래트홈이 TSMC 40 나노미터 공동이용이 가능한 공정 설계 장비의 정보 처리 상호 운용과 정확도 필수품을 지원하기 위하여 TSMC에 의하여 자격을 줬다는 것을 용암), 오늘 알려지는 칩 설계 소프트웨어 (nm)의 공급자 (iPDK).

대륙간 탄도탄은 2009년에 TSMC 65 nm iPDK를 지원하는 자격이 되었습니다. iPDKs는 다중 소유 PDKs 및 설계 데이타베이스를 개발하고 이용하는 필요를 삭제해, 설계 자료의 가득 차있는 재사용을 가능하게 하. 대륙간 탄도탄의 진행한 기능 및 정확한 iPDK에서 제공된 65에 고속 경로를 프로세스 모델 및 가공 데이터의 조합은 디자이너에게 - 그리고 40 nm 혼합 신호 실리콘 제공합니다.

65 nm와 40 nm iPDKs를 위한 대륙간 탄도탄 지원 이외에, 다수 중요한 연괴 제품은 이전에 TSMC의 공동이용이 가능한 전자 디자인 자동화 기술 파일을 (EDA) 지원하기 위하여 자격이 되었습니다. Quartz™ RC는 65-, 45 - 및 40 nm 공동이용이 가능한 내부 연락 적출 (iRCX) 체재를 위해 자격이 됩니다, QuickCap™ NX는 TSMC의 40 nm iRCX를 위해 자격이 되고, 석영 LVS는 TSMC의 40 nm 공동이용이 가능한 배치 대 개략도 체재를 위해 (iLVS) 자격이 됩니다.

"TSMC와 EDA 납품업자 사이 협력의 필적할 수 없은 수준 돕는 고객에 상호적인 투입을 달성합니다 첫번째 실리콘 성공을 설명합니다,"는 톰 Quan를, TSMC에 설계 업무 매매의 말했습니다 부이사. "연괴 정보 처리 상호 운용을 유효하게 하기에 있는 중요한 역할을 하고 iPDKs 및 우리의 질은 대륙간 탄도탄이 TSMC의 iPDK 품질 규격을."는 충족시킨다는 것을 증명하기 위하여 만족됩니다

"엄격히 (SoC) 디지털 아날로그 칩,"는 보다는 혼합 신호 시스템 에 칩 디자인 디자이너가 단 하나 칩에 상당히 더 많은 기능을 통합하는 것을 허용하고, 그러나 실행하기 매우 어렵습니다 Anirudh Devgan를, 연괴의 총관리인 주문 설계합니다 사업 단체를 말했습니다. "함께 작동해서 유효하게 하는 것은 대륙간 탄도탄, 연괴 및 TSMC를 가진 iPDK를 디자이너가." 최고 에서 종류 공구를 채택하고 정확도 성과의 어떤 손실도 없는 혼합 신호 SoC 디자인 교류를 가속하도록 매우 쉽게 합니다

대륙간 탄도탄: 고속 경로 혼합 신호 실리콘

대륙간 탄도탄이 아날로그 회로 설계를 가진 디지털 표준 세포 디자인의 통합을 가능하게 하는 첫번째 확실하게 통일하곤, 열리는 플래트홈입니다. 대륙간 탄도탄은 고유하게 iPDK와 같은 OpenAccess API와 나오는 업계 표준을 지원합니다. 가득 차있 관례를 위해 요구된 가득 차있는 기능 세트를 가진 대륙간 탄도탄 플래트홈 제안 개략도와 배치 편집자는 디자인합니다.

대륙간 탄도탄 ADX, 연괴의 대륙간 탄도탄 혼합 신호 디자인 플래트홈, 아날로그/혼합 신호 디자인, 최적화를 해결하고 도전을 향하기에 초점의 불가결한 부분. 그것의 새로운, 모형 기지를 둔 접근은 전통적인 시뮬레이션 기지를 둔 기술로 요구된 일부 시간에서 회로 최적화 그리고 향하기 허용합니다. 대륙간 탄도탄 ADX는 아날로그 디자인에서 어림짐작을, 그러나 환원력 및 지역 50% 까지 취합니다. ADX 기술은 제품 그룹을 극단적인 성과를 위한 디자인 봉투를 밀고, 다중 프로세스, 전압 및 온도 (PVT) 구석 케이스를 위한 디자인을 중심에 두고, 힘과 불안감을 감소시키는 가능하게 합니다.

대륙간 탄도탄 배치 편집자는 고속 접근을 제공하고 시간 및 디지털 두 및 수송한 데이터를 전망하고 변경하는 기능을 편집합니다. 단단, 모양 기지를 두곤, 아날로그 알고 있는 대패, 대륙간 탄도탄 배치 편집자로 결합해 디자이너에게 특정 회로 요구에 응하기 위하여 가득 차있는 관례에서 가득 차있는 자동화에 구역 수색하는 옵션을 줍니다. 이 특징은 대륙간 탄도탄에게 가득 차있 관례를 위한 이상적인 환경을 디자인하 뿐 아니라 칩 수준 계획, 집합 및 끝마무리.

근원: http://www.magma-da.com/index.aspx

Last Update: 11. January 2012 21:47

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit