Posted in | Nanoelectronics

節奏,創建高性能 IP 的 IBM 在 32 nm 绝緣體上硅薄膜下

Published on May 25, 2010 at 2:18 AM

Cadence Design Systems, Inc. (那斯達克: CDNS),在 EDA360 的全球領導先鋒,今天宣佈了一個聯合開發協議以 IBM 創建將幫助客戶提供前進設計的高性能綜合化優化 IP,當減少風險和時間與集成複雜 SoC 交往設計時。

根據這個協議,公司將開發 DDR PHYs,內存管理員和協議例如 PCIe 和以太網在 32 毫微米绝緣體上硅薄膜下。 技術用於服務器,電子遊戲和其他設備,并且通過最近宣佈的 Cadence® 開放綜合化平臺是可用的。

其 EDA360 遠見核心要素,節奏開放綜合化平臺包括節奏的主導的混雜信號和數字式設計、核實和實施技術和按需式綜合化服務,所有實現的綜合化設計環境、綜合化優化 IP。

「合格的和集成的複雜 IP 是昂貴的,并且許多的生長間接費用我們的客戶」,說 Vishal Kapoor,產品管理副總統,節奏。 「我們盼望與 IBM 免除一些的合作設計的小組該間接費用,當他們埋頭苦幹只將繼續在大小上增長和複雜的 SoCs 和系統」。

「我們與節奏一起使用的 IP 將提供將允許我們的客戶編譯更加強大的科技目前進步水平構件,更高的帶寬網絡連接和通訊技術」,說 Marie Angelopoulos,微電子學主任, IBM。 「與節奏的此協作與在 IP 發展的節奏的經驗在供給開發的和集成的進程中結合 IBM 的專門技術和 IP 技術客戶把必要的工具建立通信基礎設施的新一代」。

來源: http://www.cadence.com/

Last Update: 25. January 2012 21:30

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit