Posted in | Nanoelectronics

La Cadencia Revela Nuevos 32, Flujo de la Referencia de la Realización del Silicio 28-Nanometer

Published on January 18, 2011 at 2:57 AM

Cadence Design Systems, Inc. (NASDAQ: CDNS), un arranque de cinta en la innovación electrónica global del diseño, introdujo hoy un flujo calificado de la referencia 32/28-nanometer que apuntaba la tecnología Común de Platform™.

Cadence® colaboró de cerca con las piezas de la alianza Común de la Plataforma -- IBM, GLOBALFOUNDRIES, y Samsung Electronics -- para desarrollar un flujo completo de la síntesis de RTL al fin de conexión de GDSII para el nodo avanzado, tecnología de proceso de la alta-k entrada (HKMG) de baja potencia del metal.

Este nuevo flujo de la referencia de la Realización del Silicio para la alianza Común de la Plataforma se construye alrededor del flujo de punta a punta de Encounter® de la Cadencia, incluyendo Compilador del Encuentro RTL, Prueba del Encuentro, Encuentra Conformal, el Sistema de la Puesta En Vigor de Digitaces del Encuentro, el Analizador Físico de Litho, el Extractor de QRC, el Sistema de Cronometraje del Encuentro, y el Sistema Eléctrico del Encuentro. Fue validado usando las bibliotecas físicas de baja potencia de 32/28-nanometer ARM®, y emplea la Solución De baja potencia (CPF) Formato-Activada Potencia Común de la Cadencia para mantener intento de la potencia en el proceso de diseño.

“Trabajamos de cerca con Cadencia para perseguir un flujo del diseño óptimo que permite a nuestros clientes mutuos crear productos distinguidos en la tecnología 32/28-nanometer,” dijimos Gary Patton, vicepresidente, Centro de la Investigación y desarrollo del Semiconductor de IBM, en nombre de la alianza Común de la Plataforma. “El ofrecimiento de la Realización del Silicio de la Cadencia de un flujo de punta a punta completo optimizado del diseño apuntado a la alta-k tecnología Común de la entrada del metal de la Plataforma 32/28-nanometer marca nuestra consolidación mutua al éxito del cliente.”

El flujo abarca tecnologías fundición-validadas clave, incluyendo síntesis físicamente enterada, exploración rápida en grande del diseño y creación de un prototipo física, sincronización avanzada y optimización simultánea de la integridad de señal con análisis y la optimización con varios modos de funcionamiento y de la multi-esquina, colocación contexto-enterada, síntesis OCV-enterada avanzada del árbol del reloj, encaminamiento litho-enterado, y análisis de aprobación del en-diseño para cronometrar y la potencia. Además, el diseño simultáneo para (en-diseño DFM) la tecnología de fabricación se activa a pedido asegurar manufacturability en 32 y 28 nanómetros. El flujo de la referencia de la Realización del Silicio de la Cadencia se optimiza completo para entregar ahorros importantes de la potencia con calidad extrema en todas las cuentas, y ofrece las ventajas del tiempo-a-mercado para los diseños electrónicos innovadores apuntados al proceso de los 28 nanómetros de la alianza Común 32/de la Plataforma.

El flujo recientemente anunciado de la Realización del Silicio es la última Cadencia que ofrece utilizando la visión EDA360, que, entre otras cosas, pide la colaboración a nivel industrial para dirigir los retos de diseños complejos de hoy.

“Nuestra colaboración cercana con los socios Comunes de la Plataforma reúne las herramientas silicio-probadas, los flujos de punta a punta y las metodologías como socorro a los proyectistas avanzados que observan para lograr una mejor previsibilidad en convergencia del diseño, calidad superior del silicio y de una productividad más alta del diseño,” dijo el Ji-Silbido de bala Hsu, vicepresidente, Investigación y desarrollo, Grupo de la Realización del Silicio en la Cadencia. “La colaboración cercana entre la Cadencia y la alianza Común de la Plataforma en nodo avanzado, las soluciones de baja potencia del diseño para la Realización del Silicio da a proyectistas una agilización al éxito del silicio.”

Las Soluciones para la tecnología 32/28-nanometer y otras innovaciones avanzadas serán presentadas en el Foro Común de la Tecnología de la Plataforma el 18 de enero de 2011 en el Centro de Convenio de Santa Clara.

Fuente: http://www.cadence.com/

Last Update: 11. January 2012 12:31

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit