Posted in | Nanoelectronics

Cadence Utvikler 32 nye, 28-nm Design-for-Manufacturing Flow Sammen med STARC

Published on January 25, 2011 at 5:48 AM

Cadence Design Systems, Inc. (NASDAQ: CDNS), en ledende global elektronisk design innovasjon, kunngjorde i dag at de har inngått et samarbeid med Semiconductor Technology Academic Research Center (STARC), et japansk design konsortium, og skapte en innovativ ny Cadence ® - baserte 32/28-nanometer design-for-produksjon (DFM) flyt.

Bruke prisbelønte Encounter ® Digital Implementation (EDI) System som ende-til-ende implementering kjøretøy, i design DFM flow bygd inn STARC er STARCAD-CEL metodikk aktivert chip DFM signoff opptil 100 ganger raskere enn tradisjonell industri DFM metoder .

Den produktivitetsgevinster STARC likte var et resultat av å flytte DFM skritt inn gjennomføringen stadium av chip utvikling og utrulling av nye mønstergjenkjenning teknologi snarere enn den tradisjonelle modell-basert tilnærming. Den nye flow utvider Cadence mangeårige samarbeid med STARC i 32/28-nanometer arena og ytterligere utvider Silicon Realisering tilbud.

Den in-design flyt for implementering er fokusert på å opprettholde designere 'intensjon og utnytte nøyaktig abstraksjon av produksjon modeller og regler for å levere lynrask silisium konvergens for DFM variabilitet hotspots. Flyten omfatter alle elementer for hotspot forebygging, optimalisering, og silisium-nøyaktige feste. Flyten gjør bruk av banebrytende, ekstremt nøyaktige abstraksjon teknologi fra kjernen Cadence Silicon Realisering verktøy - inkludert NanoRoute er litho forebygging, Litho Fysisk Analyzer, CMP Predictor og Layout-Dependent-effekt Elektrisk Analyzer.

Den DFM tilbyr integrerer tett og samtidig optimaliserer sammen med andre i-design signoff evner allerede inne EDI system, slik som utvinning, timing, signal integritet, og maktanalyse. Disse funksjonene gir det ultimate i risikoreduksjon for yield-begrensende DFM hotspots mens vurderer den større sammenheng med overordnede systematiske og tilfeldige fysiske og elektriske variabilitet.

"For å takle kompleksiteten i å designe på 32/28 nanometer, måtte vi sette aggressive ytelse og kvalitet mål for å akselerere konvergensen av DFM problemstillinger å ta både fysiske og elektriske variasjon", sa Nobuyuki Nishiguchi, visepresident og daglig leder for utvikling ved STARC. "Med den nye i-design DFM flow, ble målene overgått med dramatiske tidsbesparelser, og uten kostnader for kvalitet. Evnen til å nøyaktig modell og optimalisere for DFM under prosjektering mulig for oss å gjøre intelligent, forebyggende arbeid i digital gjennomføring, og dermed unngå tidkrevende iterasjoner på signoff. STARC er hierarkiske design tilnærming og mønstergjenkjenning utført verdensklasse litografiske plater analyse og resulterte i 100 ganger raskere enn en full simulering basert litho analyse. STARC mener at denne flyten er det mest praktisk metodikk for 32/28 nanometer og under. "

Som et eksempel, med STARC nå fullt utrulling av Cadence Silicon Realisering teknologi, kan designe team utnytte Encounter DFM avanserte analyser evne der abstracts silisium feil eller variabilitet hotspots i mønster og samtidig opprettholde den opprinnelige designen hensikt. Denne nøyaktige abstraksjon hjalp STARC redusere DFM analyse behandlingstid under digital implementering med EDI System med 100 ganger i forhold til tradisjonelle frittstående signoff metoder. I tillegg oppnådde STARC 100% DFM hotspot silisium konvergens gitt nøyaktigheten av i-design DFM teknologi, og sparer flere dager med DFM feil iterasjon syklus tid.

Linje med EDA360 visjon, støtter flyte Cadence målet å levere en komplett ende-til-ende Silicon Realisering produktlinje som tilbyr enhetlig hensikt, abstraksjon og konvergens.

"Denne siste samarbeidet med STARC har produsert en flyt som oppfyller strenge krav til nøyaktighet og kan spare design team verdifull syklus tid og risiko som de forbereder seg til hånden sin design over for produksjon," sier David Desharnais, gruppe direktør for produktledelse i Cadence. "Vår flere, suksessfulle samarbeid med STARC rundt Cadence Silicon Realisering har resultert i avanserte flyter og metoder som gjør at teknologiselskaper å stramme lønnsomhet gapet samt produktivitet gap."

Kilde: http://www.cadence.com/

Last Update: 5. October 2011 02:52

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit