Posted in | Nanoelectronics

Progettazione In Anticipo di Cadenza del Giga-Portone, Gigahertz SoCs con Nuovo Flusso di Digital 28 nanometro

Published on February 1, 2011 at 6:05 AM

Cadence Design Systems, Inc. (NASDAQ: CDNS), una guida nell'innovazione elettronica globale di progettazione, oggi ha avanzato la progettazione del sistema gigahertz/del giga-portone sui chip (SoCs) con un flusso faccia a faccia digitale provato a 28 nanometri che rende sia i vantaggi di time to market che della prestazione.

Guidato tramite l'approccio di Realizzazione del Silicio di Cadenza, il nuovo al flusso Basato a incontro fornisce un percorso più veloce e più deterministico per raggiungere il giga-portone/silicio del gigahertz con integrazione della tecnologia ed i miglioramenti significativi dell'architettura e di algoritmo di memoria in una progettazione, in un'implementazione ed in una verifica unificate scorrono. Lavorando senza cuciture con i domini dell'analogo/segnale misto e del silicio/pacchetto della co-progettazione della Cadenza, il nuovo flusso digitale di nanometro 28 permette ai progettisti di considerare l'intero flusso del chip olistico per determinare le innovazioni in ad alto rendimento, in a bassa potenza, il segnale misto e perfino le progettazioni 3D-IC -- fattori di successo critici per basato a mobilità e le multimedia SoCs.

Il nuovo flusso, disponibili immediatamente, l'approccio della Cadenza di sostegni a Realizzazione del Silicio attraverso il suo fuoco su intento del progetto unico e dominante, astrazione e convergenza da RTL a GDSII, poi da parte a parte all'imballaggio. La Realizzazione del Silicio è un elemento chiave della visione EDA360.

“la tecnologia della trasformazione di Venti-otto-Nanometro è sia un gran opportunità che sfida per i progettisti, con i sui vantaggi di potenza, di prestazione e di area accoppiati con le sfide quali variazione trattata e nuovi effetti di fabbricazione,„ ha detto Albert Li, Direttore di Progettazione e dello Sviluppo a Global Unichip Corporation. “Abbiamo usato il flusso faccia a faccia digitale di Cadenza per la nostra prima progettazione di nanometro 28 perché l'impegno della Cadenza ai giga-portoni/gigahertz delle capacità di progettazione e vertici di tecnologia avanzata è di che cosa abbiamo bisogno per servire i nostri clienti. Facendo Uso del flusso faccia a faccia digitale di Cadenza, possiamo non solo trattare i requisiti complessi di routing, della variabilità e di fabbricazione di 28 progettazioni di nanometro, ma egualmente affrontiamo le progettazioni del portone 100+ milione nei limiti di un tempo ragionevole del ciclo di progettazione. Il risultato finale è più produttività e migliore prevedibilità di programma sui nostri servizi ai nostri clienti.„

Eliminando l'esigenza delle alternanze fra la complessità ed i vertici trattati avanzati, il nuovo flusso ottimizza la progettazione complessa a 28 nanometri, fornenti un percorso affinchè lo sviluppo avanzato del SoC realizzi i benefici di costo di più piccole geometrie. Il Tasto alla prestazione del flusso è una progettazione, un'implementazione e una verifica digitali unificate basata sull'intenzione, sull'astrazione e sulla convergenza.

Le Funzionalità che migliorano l'intenzione unificata includono:

  • Intenzione Completa e silicio-provata di norma di progettazione di 28 nanomter (elettrico, fisico, DFM) con presto, in anticipo analisi di compensazione e un miglioramento 2x nel tempo di esecuzione di routing con intelligente via ed ottimizzazioni di perno-densità
  • Bloccaggio intento e pianificazione di topologia Iniziale dell'orologio che usa le informazioni fisiche per ottimizzare intelligentemente gli alberi dell'orologio gating e del bilanciamento dell'orologio in tutto la progettazione durante la sintesi

Le Funzionalità che migliorano l'astrazione includono:

  • Tecnologie di astrazione di dati di Innovazione che permettono agli interi blocchi di logica di essere modellate semplicemente ed esattamente e di essere ottimizzate attraverso i domini logici e fisici, per produttività di scalabilità del giga-portone e di progettazione
  • Il Contributo al segnale misto a bassa potenza e basato OpenAccess gerarchico rapidamente/ha dettagliato le astrazioni per permettere all'integrazione rapida del IP e di SoCs avanzato

La convergenza Più Veloce è raggiunta attraverso tali funzionalità come:

  • Una capacità funzionale della pre-maschera fisicamente informata ECO che automatizza difficile applicare ECOs funzionale, fornente convergenza più veloce ed accorciante drammaticamente il ciclo di progettazione.
  • Un'architettura di innovazione per analisi avanzata di in-progettazione che fornisce l'integrità di segnale una tappa ultraveloce e la chiusura dell'analisi cronometrante durante il flusso di progettazione per convergenza efficiente di progettazione
  • Analisi cronometrante statica del segnale misto completo Accurato e da ottimizzazione guidata da sincronizzazione per diminuire le ripetizioni fra i gruppi addetti alla progettazione analogici e digitali

E le nuove capacità pieno-integrate 3D-IC con l'intenzione unificata, l'astrazione e misurazione di convergenza digitale, interamente dogana e progettazione di pacchetto, ora permettono alla prestazione, alla dimensione, al costo ed alla potenza ottimizzati.

“La complessità di progettazione di nanometro 28 accoppiata con la necessità di supportare il giga-portone complesso/gigahertz di requisiti richiede un flusso faccia a faccia integrato,„ ha detto David Desharnais, Direttore senior, marketing di prodotto di Realizzazione del Silicio. “Il Nostro approccio unico di Realizzazione del Silicio permette che i nostri clienti spingano le loro progettazioni del SoC nei nuovi livelli per consegnare il silicio di rendimento elevato per le applicazioni di multimedia, di comunicazioni e di computazione. L'Odierno annuncio del nostro flusso digitale di Realizzazione del Silicio di nanometro completo 28 continua la nostra spinta verso la realizzazione della visione EDA360.„

Il flusso faccia a faccia digitale a Realizzazione Basata a incontro del Silicio comprende le tecnologie quale il Compilatore di Incontro RTL, Sistema di Implementazione di Digital di Incontro, Incontra le tecnologie Conformi, Incontra la Prova, il Sistema Cronometrante di Incontro, l'Estrazione di Cadenza QRC, le tecnologie della Centrale Elettrica Di Incontro e di Incontro DFM.

Sorgente: http://www.cadence.com/

Last Update: 11. January 2012 12:17

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit