Posted in | Nanoelectronics

Giga 문, 디지털 새로운 28 nm 교류를 가진 기가헤르쯔 SoCs의 보조 어드밴스 디자인

Published on February 1, 2011 at 6:05 AM

Cadence Design Systems, Inc. (NASDAQ: CDNS는), 글로벌 전자 디자인 혁신에 있는 지도자, 오늘 성과와 시간 에 시장 둘 다 이점을 열매를 산출하는 28 나노미터에 (SoCs) 입증된 디지털 철저한 교류를 가진 칩에 giga 문/기가헤르쯔 시스템의 디자인을 진행했습니다.

보조 실리콘 현실화 접근에 의해 몰아, 새로운 실전 기지를 둔 교류는 더 단단, 결정론적인 기술 통합을 통해 giga 문/기가헤르쯔 실리콘을 달성하기 위하여 경로를 제공하고 통일한 디자인, 실시 및 검증에 있는 중요한 코어 아키텍쳐와 산법 개선은 흐릅니다. 보조의 아날로그/혼합 신호 및 실리콘/포장 지휘관 디자인 도메인으로 이음새가 없 작동해서, 새로운 디지털 28 나노미터 교류는 디자이너를 및 3D IC 디자인 조차 전체 칩 고성능, 저전력에 있는 돌파구를, 혼합 신호 몰고 교류가 전체론으로 고려하는 가능하게 합니다 -- 기동성 기지를 두는을 위한 중요 성공 요인과 다중 매체 SoCs.

유일한 퍼지는 설계 의도에 그것의 초점을 통해서 실리콘 현실화에 새로운 교류, 유효한 즉각, 지원 보조의 접근, RTL에서 GDSII에 추상 및 포장에 컨버전스, 그 후에 처음부터 끝까지. 실리콘 현실화는 EDA360 비전의 중요한 성분입니다.

"20 8 나노미터 가공 기술 중대한 기회 둘 다이고 디자이너를 위한 도전, 그것의 힘, 성과 및 지역 이점이 가공 변이 및 새로운 제조 효력과 같은 도전으로 결합된 상태에서"는 앨버트 Li를 Global Unichip Corporation에 디자인 그리고 발달의 디렉터 말했습니다. "우리는 우리의 첫번째 28 나노미터 디자인을 위해 기능 giga 문/기가헤르쯔 디자인과 선진 기술 마디에 보조의 투입이 우리의 고객을 봉사하기 위하여 우리가 필요로 하는 무슨이기 때문에 보조 디지털 철저한 교류를 사용했습니다. 보조 디지털 철저한 교류를 사용하여, 우리는 뿐만 아니라 28 나노미터 디자인의 복잡한 여정, 가변성 및 제조 필수품을 취급할 수 있고, 또한 적당한 디자인 주기 시간 이내에 100+ 백만 문 디자인을 다룹니다. 최종 결과는 우리의 고객에게입니다 우리의 deliverables에 추가 생산력 그리고 더 나은 계획 단정."

트레이드오프를 위한 필요를 복합성과 향상된 가공 마디 사이에서 삭제해서, 새로운 교류는 경로를 제공하는 28 나노미터에 향상된 SoC 발달이 더 작은 기하학의 비용 이득을 실현하도록 복잡한 디자인을 낙관합니다. 교류의 성과에 키는 의향, 추상 및 컨버전스에 근거를 둔 통일한 디지털 디자인, 실시 및 검증입니다.

통일한 의향을 강화하는 특징은 다음을 포함합니다:

  • 일찌기를 가진 완전한, 실리콘 증명된 28-nanomter 디자인 규칙 의향 (, DFM 전기, 물리), upfront 지를 통해와 핀 조밀도 최적화를 통해 여정 런타임에 있는 트레이드오프 분석 및 2x 개선
  • 지적으로 종합 도중 디자인을 통하여 시계 문을 다 및 균형 시계 나무를 낙관하기 위하여 물리적인 정보를 이용하는 초기 시계 지세학 집중되는 붙잡음 및 계획

추상을 강화하는 특징은 다음을 포함합니다:

  • 논리의 전체 구획을 단순히 그리고 정확하게 만들어지고, giga 문 범위성과 디자인 생산력을 위한 논리 및 물리적인 도메인을 통해, 낙관되는 가능하게 하는 돌파구 데이터 추상화 기술
  • 계층적인 저전력의와 OpenAccess 기지를 둔 혼합 신호를 위한 지원은 빨리/IP와 향상된 SoCs의 급속한 통합을 가능하게 하기 위하여 추상을 선발했습니다

더 단단 컨버전스는 특징을 통해서와 같은 달성됩니다:

  • 기능적인 ECOs를 실행하게 어려운 자동화하는 더 단단 컨버전스를 제공하고 극적으로 디자인 주기를 단축하는 물리적으로 알고 있는 전 가면 기능적인 ECO 기능.
  • 능률적인 디자인 컨버전스를 디자인 교류 도중 초고속 원스텝 신호 무결성 및 시기를 정하는 분석 마감을 제공하는 에서 디자인 향상된 분석을 위한 돌파구 아키텍쳐
  • 아날로그와 디지털 디자인 팀 사이 반복을 감소시키는 정확한 가득 차있는 혼합 신호 정체되는 시기를 정하는 분석 및 타이밍 몬 최적화

그리고 통일한 의향을 가진 새로운 가득 차있 통합 3D IC 기능은, 추상, 및 뼘으로 재고는, 가득 차있 관례 디지털 컨버전스 및 포장 디자인 지금, 낙관한 성과, 규모, 비용 및 힘을 가능하게 합니다.

"복잡한 giga 문/필수품 기가헤르쯔 지원하는 필요에 결합된 28 나노미터 디자인의 복합성 통합 철저한 교류를 요구합니다,"는 데비드 Desharnais를 말했습니다 고위 디렉터, 실리콘 현실화 상품 매매. "우리의 유일한 실리콘 현실화 접근은 우리의 고객이 새로운 수준에 그들의 SoC 다중 매체, 커뮤니케이션 및 계산 응용을 위한 고성능 실리콘을 투발하기 위하여 디자인을 미는 것을 허용합니다. 우리의 포괄적인 28 나노미터 디지털 실리콘 현실화 교류의 오늘 공고는 EDA360 비전 실현으로 계속합니다 우리의 강요를."

실전 기지를 둔 실리콘 현실화 디지털 철저한 교류는 실전 RTL 컴파일러 실전 디지털 실시 시스템과 같은 기술을 포함하고, 등각 기술을 직면하고, 시험, 실전 타이밍 시스템, 보조 QRC 적출, 실전 전원 시스템과 실전 DFM 기술을 직면합니다.

근원: http://www.cadence.com/

Last Update: 11. January 2012 12:20

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit