Site Sponsors
  • Oxford Instruments Nanoanalysis - X-Max Large Area Analytical EDS SDD
  • Park Systems - Manufacturer of a complete range of AFM solutions
  • Strem Chemicals - Nanomaterials for R&D
Posted in | Lab on a Chip

De Halfgeleider van Fujitsu Keurt de Technologieën van het Ritme DFM voor de Complexe Ontwerpen van ASIC goed

Published on September 21, 2011 at 5:52 AM

Door Cameron Chai

De Halfgeleider van Fujitsu heeft ontwerp-voor-vervaardigende technologieën (DFM) van de Systemen van het Ontwerp van het Ritme voor zijn 28 NM ASIC en systeem-op-spaander mengen-signaal (SoC)ontwerpen gestandaardiseerd.

De plaatsing van in-ontwerp“ technologie van het Ritme het „zou Fujitsu in het verzekeren van voorspelbaarheid, hoge opbrengst en een snellere weg voor zijn nieuwe spaanders om de Totstandbrenging van het Silicium te bereiken helpen. De nieuwe generatiespaanders zouden een kerncomponent van van Fujitsu verfijnde elektronische producten van de consument zijn.

Verstrekken de digitale en analoge stromen van het Ritme die voor de Totstandbrenging van het Silicium worden ontworpen DFM in-ontwerptechnologie in digitale Ontmoeting en de douane van de Virtuoos/analoge stromen.

LSI van het Systeem van de Halfgeleider van Fujitsu directeur van de Afdeling van de Technologie en van de Ontwikkeling van het Platform van het Ontwerp, Hiroshi Ikeda, verklaarde dat de technologieën van het Ritme DFM na een uitgebreide beoordeling van diverse verkopers waren geselecteerd. De technologie DFM zou helpen de ingewikkeldheid van zijn 28 NMgevolgen, met een hoogte beheren - kwaliteit van silicium en snellere keerpunttijden, zei hij. De integratie in Ritme Ontmoet en de stromen van de Virtuoos zouden ongecompliceerde goedkeuring toestaan, voegde hij toe.

De ElektroAnalysator van Litho van het Ritme, de Voorspeller van het Ritme CMP en de Fysieke Analysator van Litho van het Ritme zijn gekozen door Fujitsu Semiconductor voor zijn optimalisering van de in-ontwerpveranderlijkheid en fysieke signoff voor Soc en de ontwerpen van ASIC. De ElektroAnalysator Litho kan helpen bibliotheken voor effect veranderlijkheid identificeren en optimaliseren die lay-out-afhankelijk is. De Voorspeller van het Ritme CMP heeft de capaciteit om door uitgebreide simulaties, de topografievariaties in de productieprocessen te ontdekken. De Fysieke Analysator van Litho van het Ritme laat snelle siliciumconvergentie door grondalgoritmen leveraging om dichtbijgelegen-lineaire scalability toe te verstrekken. Deze technologieën van Ritme zouden Halfgeleider Fujitsu toelaten ervoor zorgen dat zijn ontwerp de vereiste prestatiesmetriek tevredenstelt.

Bron: http://www.cadence.com/

Last Update: 12. January 2012 13:45

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit