Posted in | Nanoelectronics

La Solución De baja potencia CPF-Activada de la Cadencia Permite la Microelectrónica Tapeout de Fujitsu del Diseño de 65nm WiMax

Published on January 12, 2009 at 8:30 AM

Cadence Design Systems, Inc. (NASDAQ: CDNS), el arranque de cinta en la innovación global del diseño, anunciada hoy que Fujitsu Microelectronics Limited ha sujetado con cinta adhesiva fuera un diseño movible de 65nm WiMax usando el Flujo 3,0 del Diseño de la Referencia de Fujitsu, que incluye Formato Común de la Potencia (CPF) activó las tecnologías De baja potencia de Cadence®. El uso de estas Microelectrónicas activadas tecnologías de Fujitsu de reducir potencia del fuga por el 88 por ciento y de reducir el consumo de energía total por el 36 por ciento.

“La Solución De baja potencia CPF-activada de la Cadencia permitió que aumentáramos la barra en diseño de baja potencia, con más ahorro de energía y redujo tiempo de vuelta,” dijo a Nobuhiko Aneha, vicegerente de la división movible de la solución de Fujitsu Microelectronics Ltd. “Esto es una solución probada para nosotros, y continuaremos desplegarla para otros diseños de baja potencia.”

¡El revelado, primero revelado por la Microelectrónica de Fujitsu en la Cadencia DA SHOW/CDNLive! la conferencia en Japón, demuestra que la Solución De baja potencia de la Cadencia continúa ganar impulso como producción-calidad esencial, solución de baja potencia robusta del diseño retrocedida por los tapeouts reales del diseño.

Varias tecnologías en la Solución De baja potencia de la Cadencia eran responsables del resultado. El flujo automatizado del cierre de la potencia en la puesta en vigor digital del Encuentro ayudó a la Microelectrónica de Fujitsu para lograr el cerca de 50 por ciento de reducción en el tiempo de vuelta del diseño físico comparado a las metodologías anteriores. La tecnología CPF-basada de la Simulación de Incisive® permitió que la Microelectrónica de Fujitsu ejecutara la simulación de la lógica de la característica del cierre de la potencia sin requerir interfaces del lenguaje el de programación de encargo (PLIs). El software De baja potencia de Conformal® de la Cadencia verificó las reglas de baja potencia del diseño con la verificación estructural y funcional, mientras que las tecnologías de baja potencia Incisivas y Conformales de la verificación contribuyeron a la calidad mejorada del silicio para este diseño.

“Desde el inicio, la Solución De baja potencia CPF-activada de la Cadencia ha ganado el reconocimiento en la industria para poder entregar en diseños reales de la producción,” dijo a Dave Desharnais, director del grupo de los productos de IC Digital en la Cadencia. La “Cadencia se encanta para ser parte de tapeout acertado reciente del diseño de las Microelectrónicas de Fujitsu, y continuará utilizar la Microelectrónica de Fujitsu en su metodología de diseño de baja potencia.”

Last Update: 17. January 2012 05:11

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit