Cadence Προηγμένη-Κόμβος Σχεδιασμός και SIP Παράδοση γρήγορο χρόνο του τόμου για τους χρήστες της TSMC διαδικασία της Τεχνολογίας

Published on July 23, 2009 at 7:00 PM

Cadence Συστημάτων Σχεδιασμού, Inc (NASDAQ: CDNS) , ο ηγέτης στην παγκόσμια ηλεκτρονική σχεδιαστική καινοτομία, ανακοίνωσε σήμερα ότι η σουίτα του Cadence ® Συνάντηση ® Digital λύσεις Εφαρμογή Συστήματος, συμπεριλαμβανομένης κλείσιμο του σχεδιασμού, χαμηλής ισχύος, DFM, μικτού σήματος, και προσυπογραφή τεχνολογίες, καθώς και σύστημα-in-πακέτο τεχνολογία σχεδιασμού περιλαμβάνονται στην ροή αναφοράς TSMC 10.0. Το RTL-to-GDSII δυνατότητες σχεδιασμού στην Cadence κομμάτι επιτρέψει στους σχεδιαστές να παράγουν υψηλής απόδοσης, ενεργειακά αποδοτική σχέδια για πιο προηγμένες διαδικασίες κατασκευής του χυτηρίου.

"Αναφορά Ροή 10,0 διαδραματίζει έναν κρίσιμο ρόλο στην ενεργοποίηση του σχεδιασμού για τις νέες τεχνολογίες της διαδικασίας", δήλωσε ο ST Juang, ανώτερος διευθυντής της σχεδιασμό των υποδομών Marketing της TSMC. «Η στενή συνεργασία με Cadence εξασφαλίζει χρειάζονται βελτιώσεις εργαλείο γίνεται μπροστά από το χρόνο, καθώς μπαίνουμε σε 28 νανόμετρα."

«Η παροχή καλύτερων στην κατηγορία τους λύσεις για πιο δύσκολες προκλήσεις του σχεδιασμού του σήμερα και την ανάπτυξη λύσεων μπροστά από την καμπύλη για το αύριο απαιτεί συνεχή καινοτομία και σφιχτό συνεργασία με τους πελάτες και συνεργάτες μας," είπε ο Δρ Τσι-Ping Hsu, αντιπρόεδρος της Digital Research εφαρμογή και ανάπτυξης σε Cadence. «Σε στενή συνεργασία με TSMC βοηθά εξασφαλίσει την πρωτοπορία μας στο χαμηλής ισχύος, μικτού σήματος, ολοκληρωμένη DFM, προηγμένες-κόμβος, και προσυπογραφή των τεχνολογιών, και δίνει τη δυνατότητα Cadence να παρέχει μια πλήρη και προβλέψιμη λύση από το RTL στην τελική του πυριτίου."

DFM, Ψηφιακή Εφαρμογή και Ανάλυση

Μια βασική συνεισφορά στην Αναφορά Ροή 10,0 είναι το πρώτο συγκειμένου ηλεκτρική ανάλυση του κλάδου των κυττάρων βιβλιοθήκη και SOC σχέδια. Χρησιμοποιώντας το βραβευμένο Cadence Litho Ηλεκτρολόγων Analyzer, οι σχεδιαστές μπορούν ηλεκτρικά τελειοποιήσουν τα κύτταρα βιβλιοθήκη και με ακρίβεια το μοντέλο ηλεκτρικές επιπτώσεις στρες, αυξάνοντας έτσι την ποιότητα των προϊόντων. Επιπλέον, η ιεραρχική Litho Φυσική Αναλυτής παράγει γρήγορη ανάλυση της σωματικής κατασκευής των νανομέτρων επιπέδου συσκευές. Και οι δύο αυτές μοναδικές δυνατότητες DFM είναι ενταγμένα στο Συνάντηση Ψηφιακή Εφαρμογή Συστήματος, που επιτρέπει τον έγκαιρο εντοπισμό στάδιο του σχεδιασμού, την ανάλυση και την επισκευή των πιθανών θέματα της παραγωγής.

Άλλες τεχνικές μείωσης παραλλαγή καλύπτονται από την Cadence κομμάτι της TSMC Αναφορά Ροή 10,0 περιλαμβάνουν στατιστικά στατική ανάλυση χρονισμού (SSTA), βελτιστοποίηση τοποθέτηση, προηγμένη ανάλυση δέντρο ρολόι και on-chip ανάλυση διακύμανσης. Όλες αυτές οι τεχνικές είναι επιταχύνθηκε δραματικά με την υποστήριξη end-to-end για την πολυ-επεξεργαστή που βασίζεται υπολογιστικές πλατφόρμες.

Με βάση την Cadence NanoRoute ® Router, το οποίο αυξάνει σημαντικά την παραγωγικότητα σχεδιαστή και επιταχύνει συνολικό χρόνο ολοκλήρωσης, Cadence προσφέρει μια ποικιλία από άλλες τεχνικές DFM, συμπεριλαμβανομένης της φυσικής ανάλυσης ελάττωμα, εικονική ΔΕΑ hot spot ανάλυση, λιθογραφία διαδικασία ελέγχου, η προηγμένη μοντελοποίηση της διαδικασίας, και του θορύβου υποστρώματος ανάλυση. Όλες αυτές οι δυνατότητες είναι πλήρως ενσωματωμένο στη Συνάντηση Ψηφιακή Εφαρμογή Συστήματος να καταστεί δυνατή η όσο το δυνατόν στενότερη σχέση μεταξύ βελτιστοποίηση και την προσυπογραφή.

Προηγμένη χαμηλής κατανάλωσης Σχεδιασμός

Cadence εισήγαγε χαμηλής κατανάλωσης Λύση του σχεδιασμού πάνω από δύο χρόνια και αμέσως ενσωματώθηκε χαρακτηριστικά της στην TSMC ροή αναφοράς 8.0. Από τότε, έχει ενημερώσει την Cadence χαμηλής κατανάλωσης Λύση της με νέες δυνατότητες, συμπεριλαμβανομένων των ιεραρχική υποστήριξη για την κοινή Si2 Μορφή ρεύματος (CPF), παλμό-latch, και dual-flop λύσεις. Επειδή το Cadence Λύση χαμηλής κατανάλωσης είναι επίσης ενσωματωμένη στο πλαίσιο της Συνάντηση Ψηφιακή Εφαρμογή Συστήματος, προσφέρει χαμηλό κόστος ιδιοκτησίας και ένα εύκολο στη χρήση περιβάλλον σχεδίασης για το σχεδιασμό χαμηλής ισχύος.

Last Update: 3. October 2011 18:00

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit