Site Sponsors
  • Oxford Instruments Nanoanalysis - X-Max Large Area Analytical EDS SDD
  • Strem Chemicals - Nanomaterials for R&D
  • Park Systems - Manufacturer of a complete range of AFM solutions

胳膊和節奏合作啟用實際 IP 的新一代 IBM 45nm SOI 進程的

Published on July 27, 2009 at 8:43 AM

Cadence Design Systems, Inc. (那斯達克: CDNS),在全球電子設計創新的領導先鋒,今天宣佈他們驗證了 ASIC 圖書館的新一代從胳膊的使用瞄準 IBM 的 45 毫微米绝緣體上硅薄膜製造過程的 Cadence® Encounter® 數字式 (SOI)實施系統。 發展指示在幾年的協作的另一個重要事件啟用低功率 IBM'S 的高效的利用率,下一代設計的高性能 SOI 技術。

「我們的與節奏的協作在他們的工具的早驗證將保證 IBM 的 45nm SOI 技術的客戶的設計準備。 共同,胳膊、節奏和 IBM 提供一個可靠的設計平臺,無論哪裡速度,功能和低功率衝減是需要的」,說湯姆 Lantzsch,部門,胳膊副總統,實際 IP。 「這些新的硅被驗證的 45nm SOI 圖書館啟用功率高效的 SOCs 的創建,當減少研製時間和費用時」。

胳膊 45nm SOI 圖書館在節奏遭遇數字式實施系統,一完全的多個設計被開發了使用節奏 Virtuoso® 按客戶需要設計平臺 6.1 和驗證 RTL 對GDSII 以低功率設計的 Si2 公用 (CPF)功率格式,互連提取的當地停止工作在這循環,規定期限、功率和信號完整為特色加上充分地集成節奏設計為製造技術的設計 (DFM)環境。 整個節奏端到端設計、實施和核實解決方法被證明充分支持 SOI 製造過程。

「在節奏中的協作,胳膊和 IBM 對瞄準我們的 SOI 技術的設計員是重要的」, IBM ASIC 說理查 Busch,產品主任。 「是必要的這些圖書館被設計,驗證和實施在接近的相關性對我們的 SOI 進程,因此設計員能達到高性能和低功率衝減的充分的福利與批量 CMOS 技術」。

「我們在此協作被激發扮演重要作用提供先進的 SOI 準備好的解決方法到設計社區,當這個能力符合性能和功率需要量是生長關心時候」,說池氏砰花語,研究與開發的資深副總裁博士實施組的在節奏。 「在驅動先進的低功率解決方法的一名行業領袖,與其他領導先鋒的協作在 SOI 財團啟用全面高性能和省能源的加工技術的迅速配置集成與工業標準設計方法論」。

Last Update: 24. January 2012 22:44

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit