보조는 SMIC에 65 nm 프로세스를 위한 포괄적인 저전력 디자인 교류를 전달합니다

Published on October 29, 2009 at 5:09 AM

Cadence Design Systems, Inc. (NASDAQ: CDNS), Semiconductor Manufacturing International Corporation ("SMIC" 표적으로 해)에 65 나노미터 프로세스를 엔지니어를 위한 포괄적인 저전력 디자인 교류를 전달했다는 것을 오늘 알려지는 글로벌 전자 디자인 혁신에 있는 지도자, (NYSE: SMI) (SEHK: 0981.HK). Cadence® 저전력 해결책에 바탕을 두어, 교류는 단 하나의, 포괄적인 디자인 플래트홈을 사용하여 앞 가장자리의, 저전력 반도체의 더 단단 디자인을 가능하게 합니다.

"힘 지금 기술 및 비용 입장 둘 다에서 타이밍 그리고 지역 처럼 중요한 중요한 설계 제약 조건입니다,"는 최대 Liu를 설계 업무의 부사장 중심에 둡니다 SMIC에 말했습니다. "SMIC 보조 참고 교류 4.0 다룹니다 향상된, 자동화한 저전력 디자인 기능에 힘 능률적인 디자인 혁신을 위한 필요를."는

교류의 타당성 검사는 SMIC의 효과적인 현재 근원 모형 표준 세포, 힘 관리 세포, PLLs, SRAMs 및 입력/출력 도서관 (ECSM)을 포함하여 에서 집 디자인한 65 나노미터 도서관을, 이용하는 저전력 칩의 실시를 통해 달성되었습니다. 디자인에서 채택된 저전력 기술은 누설과 동적인 전력 소비를 감소시키기 위하여 힘 (MSMV) 문을 다 및 다중 공급/다중 전압 기술을 포함합니다.

"동력 효율 많은 새로운 반도체를 위한 중요한 필수품입니다, 그러나 디자이너는 때때로 생각합니다 너무 새롭 그러므로 너무 위험한,"는 Steve Carlson를 보조에 상품 매매의 부사장 밝혔습니다. "보조 저전력 해결책은 SMIC의 65 나노미터 가공 기술을, 기능 및 구조상 검증을 포함하여 표적으로 해 디자이너에게 생산력을 증가하고 있는 동안 완전한 것, 교류정면 에 후에 실리콘 유효하게 해 제공합니다. 그것은 입니다 단단, 쉽습니다 입증하는."

SMIC 65 나노미터 저전력 참고 교류 4.0는 보조 저전력 해결책을, Encounter® Conformal® 낮은 힘과 더불어, Incisive® 기업 시뮬레이터, 실전 RTL 컴파일러 포함하고, 디지털 실시 시스템, 보조 QRC 적출, 실전 타이밍 시스템 및 실전 전원 시스템을 직면합니다.

Last Update: 13. January 2012 17:34

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit