Site Sponsors
  • Oxford Instruments Nanoanalysis - X-Max Large Area Analytical EDS SDD
  • Park Systems - Manufacturer of a complete range of AFM solutions
  • Strem Chemicals - Nanomaterials for R&D
Posted in | Nanoelectronics

There is 1 related live offer.

5% Off SEM, TEM, FIB or Dual Beam

Processo de 28nm HP do Apoio de Tecnologias TSMC do SiWare da Lógica de Virage

Published on April 15, 2010 at 5:17 AM

Virage Lógica Corporaçõ (NASDAQ: VIRL), o sócio confiado do IP da indústria do semicondutor, estende sua liderança anunciando uma série completa de 28 compiladores (nm) da memória do nanômetro e as bibliotecas da lógica no Metal Alto-k do TSMC Bloqueiam (28nm HP) o processo.

Seguindo no sucesso adiantado de seu projecto 40nm-node, dois dos clientes de longa data da empresa têm adotado já a tecnologia de Memória de 28nm SiWare. A Lógica de Virage tem tido as partes frontais do compilador da memória 28nm disponíveis desde dezembro de 2009.

O Ideal para clientes nos gráficos, trabalhos em rede, armazenamento, telemóvel, e outras aplicações do elevado desempenho que exigem o alto densidade e a baixa potência, tecnologia do SiWare 28nm da Lógica de Virage fornece um painel das opções para permitir reduzido morre tamanho, gestão óptima da potência, elevado desempenho e teste e opções do reparo. Esta capacidade permite clientes de diferenciar seus produtos no que diz respeito à velocidade, à área, à potência dinâmica, à potência à espera, e ao custo.

Ao fim de 2009, a Lógica de Virage anunciou seus primeiros tapeouts da microplaqueta do teste 28nm. A metodologia avançada da microplaqueta do teste da Lógica de Virage incorpora o teste da em-velocidade com o uso de suas ferramentas do Navegador do Sistema de Memória de STAR™ e do Silicone de STAR™ medir a variabilidade da estabilidade da pilha de bit do SRAM, a sistemática e a dinâmica. Isto é realizado com algoritmos integrados do teste que são costurados para processos avançados para uma confiança de produto mais alta e o tempo-à-rendimento acelerado. Estes realces do manufacturability permitem clientes de minimizar seus riscos em 28nm e de acelerar sua rampa ao volume.

“Construção no sucesso provado da empresa sobre de 20 clientes que usam a tecnologia do 40nm da Lógica de Virage - de que inclui compiladores da memória, bibliotecas da lógica, o teste encaixado e as soluções da optimização do rendimento, e o IP da relação de alta velocidade - os adoptantes adiantados da tecnologia 28nm podem reduzir seu risco do projecto, tempo-à-mercado, e o custo da revelação,” disse Brani Buric, vice-presidente executivo do mercado e das vendas para a Lógica de Virage. “Com memória da Lógica de Virage e lógica já na produção em massa em 40nm no TSMC, clientes pode confiar em nossa reputação provada para seus projectos 28nm.”

“Nós somos satisfeitos trabalhar com Lógica de Virage em apoiar o processo do TSMC 28nm,” disse Shauh-Teh Juang, director superior do mercado da infra-estrutura do projecto para o TSMC. “Com o IP do 40nm da Lógica de Virage agora na produção em massa, nós olhamos para a frente a uma outra colaboração bem sucedida em 28nm em servir nossos clientes mútuos para conseguir uma rampa rápida à produção do volume alto.”

“A Lógica de Virage e a parceria do TSMC estão permitindo os adoptantes adiantados da indústria de continuar com confiança nos nós avançados do processo,” Wawrzyniak Rico notável, analista superior, Pesquisa de Semico. “Construção no impulso que forte esta parceria estabeleceu no nó 40nm, Eu não sou surpreendido que diversos clientes têm seleccionado já memórias do SiWare da Lógica de Virage para o uso no processo do 28nm do TSMC.”

A Memória do SiWare da Lógica de Virage apoia todas as técnicas de gestão (SoC) principais da potência da sistema-em-microplaqueta que incluem implantes opcionais/selecionáveis (DVFS) Dinâmicos da Escamação da Freqüência da Tensão, do transistor do ponto inicial, e os modos múltiplos da gestão da potência à espera que podem salvar a potência 50-90% à espera.

A Memória de SiWare fornece arquiteturas múltiplas da memória para o comércio-offs óptimo da área e da velocidade junto com caracterização exemplo-baseada integrada e automatizada avançada para a precisão. Igualmente oferece múltiplo modos cronometrando caracterizados self-test apoiar operações de baixa tensão com o rendimento alto, e e reparo incorporados integrados para o teste da em-velocidade.

Os nós Avançados do processo tais como 40nm e 28nm exigem métodos avançados da caracterização simular correctamente os efeitos da variação do processo. A Lógica de Virage desenvolveu AutoChar TM, um compilador sofisticado e exacto e exemplo é baseada o sistema da caracterização, para reduzir dramàtica a hora de desenvolver e distribuir compiladores da memória. Esta série completa da caracterização do software é oferecida fornecer clientes a capacidade para explorar uma disposição vasta de dimensões do processo, da tensão e da temperatura (PVT).

As bibliotecas da Lógica de SiWare incluem pilhas padrão rendimento-aperfeiçoadas para uma grande variedade de aplicações do projecto com variações múltiplas do processo do ponto inicial. As bibliotecas da Lógica de SiWare são oferecidas em duas arquiteturas separadas aperfeiçoar circuitos para De Alta Velocidade ou High-density. Os Jogos da Optimização da Potência de SiWare fornecem desenhistas as capacidades as mais avançadas da gestão da potência.

Source: http://www.viragelogic.com/index_en.asp

Last Update: 12. January 2012 22:16

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit