Site Sponsors
  • Park Systems - Manufacturer of a complete range of AFM solutions
  • Strem Chemicals - Nanomaterials for R&D
  • Oxford Instruments Nanoanalysis - X-Max Large Area Analytical EDS SDD
Posted in | Nanoelectronics

Virage Logiks TSMCS för Service för SiWare Teknologier Processaa HP för 28nm

Published on April 15, 2010 at 5:17 AM

Virage Logik Korporation (NASDAQ: VIRL), halvledarebransch den litade på partnern för IP, fördjupa dess ledarskap placerar, genom att meddela ett fullt följe av 28 nanometer (nm)minneskompilatorer, och logikarkiv på TSMCS Kick-K Belägger med metall Utfärda utegångsförbud för (HP 28nm) bearbetar.

Efter på tidig sortframgången av deras design 40nm-node, har två av företagets longstanding kunder redan adopterat Minnesteknologin för 28nm SiWare. Virage Logik har haft kompilatorn för minnet 28nm att bekläda avslutar tillgängligt efter December 2009.

Ideal för kunder i diagrammen, nätverkande, lagring, cell ringer och andra kickkapacitetsapplikationer som kräver kick - täthet och driver low, Virage Logiks ger SiWare 28nm teknologi en instrumentbräda av alternativ för att möjliggöra den förminskande matrisen storleksanpassar, optimalt driva ledning, kickkapacitet och testa och reparera alternativ. Denna kapacitet möjliggör kunder för att göra åtskillnad mellan deras produkter med hänsyn till rusar, område som är dynamiskt driva, driver kostar reserven och.

I sen 2009 meddelade Virage Logik att dess första 28nm testar gå i flisor tapeouts. Avancerad Virage Logik testar gå i flisor methodology inkorporerar på-rusar att testa till och med bruket av dess STAR™-MinnesSystem, och STAR™-SilikonWebbläsaren bearbetar för att mäta SRAM bet variability för stabilitet för cellen systematisk och dynamisk. Detta är fulländat med inbyggt testar algoritmer som anpassas för avancerat bearbetar för högre produktpålitlighet och accelererad Time-till-avkastning. Dessa manufacturabilityförbättringar möjliggör kunder för att minimera deras riskerar på 28nm och accelererar deras ramp till volym.

”Byggnad på företagets bevisade framgång av över 20 kunder som använder Virage Logiks teknologi för 40nm - som inkluderar minneskompilatorer, logikarkiv, inbäddade testa och avkastningoptimizationlösningar, och den hög hastigheten har kontakt IP - teknologiadopters för tidig sort 28nm kan förminska deras design riskerar, Time-till-marknadsför, och kosta av utveckling,”, sade Brani Buric, verkställande vice ordförande av att marknadsföra och reor för Virage Logik. ”Med Virage Logikminne och logik redan i samlas produktionen på 40nm på TSMC, kunder kan rely på vår bevisade meriter för deras designer 28nm.”,

”Behas Vi för att fungera med Virage Logik i understödja den processaa TSMCEN 28nm,”, sade Shauh-Teh Juang, den höga direktören av designinfrastruktur som marknadsför för TSMC. ”Med Virage Logiks IP för 40nm i samlas nu produktionen, oss ser framåtriktat till ett annat lyckat samarbete på 28nm i portion våra ömsesidiga kunder som uppnår en fastaramp till kickvolymproduktionen.”,

”Möjliggör den Virage Logiken och TSMC-partnerskap bransch tidig sortadoptersna för att fortsätta med förtroende på de avancerade processaa knutpunkterna,” noterade Rika Wawrzyniak, den höga analytikeren, Semico Forskning. ”Har Byggnad på den starka momentumen detta partnerskap etablerat på knutpunkten 40nm, den inte-förvånade I-förmiddagen att flera kunder har redan utvalda Virage Logiks SiWare minnen för bruk på processaa TSMCS 28nm.”,

Virage Logiks det SiWare alla Minnet stöttar ha som huvudämne system-på-gå i flisor (SoC) driver implantat för Gradering för Frekvens för Spänning för ledningtekniker inklusive (DVFS) Dynamiska valfria/valbara transistoringångs, och multipelreserven driver ledningfunktionslägen som kan reserven för räddning 50-90% driva.

Det SiWare Minnet ger multipelminnesarkitekturer för optimalt område och rusar handel-offs tillsammans med den avancerade inbyggda och automatiserade anföra som exempel-baserade karakteriseringen för exakthet. Det erbjuder också den karakteriserade multipeln tajma funktionslägen för att stötta funktioner för låg spänning med kickavkastning, och integrerade inbyggde self-test och att reparera för på-rusar testar.

Avancerade processaa knutpunkter liksom 40nm och 28nm kräver avancerade karakteriseringmetoder riktigt att simulera verkställer av processaa variation. Virage Logik har framkallat AutoChar TM, en sofistikerad och exakt kompilator och anföra som exempel det baserade karakteriseringsystemet, dramatiskt för att förminska tid att framkalla och utplacera minneskompilatorer. Detta färdiga programvarukarakteriseringfölje erbjuds för att ge kunder med kapaciteten att undersöka en vast samling av processaa, spänning, och temperaturen (PVT) dimensionerar.

De SiWare Logikarkiven inkluderar avkastning-optimerade standarda celler för en bred variation av designapplikationer med processaa variants för multipelingång. SiWare Logikarkiv erbjuds itu separata arkitekturer som ska optimeras, går runt för Snabbt eller Kicken - täthet. SiWare Driver OptimizationSatser ger formgivare med det mest avancerad driver ledningkapaciteter.

Källa: http://www.viragelogic.com/index_en.asp

Last Update: 26. January 2012 01:04

Tell Us What You Think

Do you have a review, update or anything you would like to add to this news story?

Leave your feedback
Submit